Antpedia LOGO WIKI资讯

RF至13GHz超快速建立PLL(一)

电路功能与优势 图1所示PLL电路采用13 GHz小数N分频频率合成器、宽带有源环路滤波器和VCO,5°以内的200 MHz跳频相位建立时间短于5 μs。 采用带宽为2.4 MHz的有源环路滤波器获得该性能。由于ADF4159鉴频鉴相器(PFD)最大频率为110 MHz,并且AD8065运算放大器具有145 MHz的高增益带宽积,因此可获得该宽带宽环路滤波器性能。 有源滤波器中使用的AD8065运算放大器能够采用24 V电源电压工作,允许控制调谐电压为0 V至18 V的大多数宽带VCO。 图1. ADF4159、有源环路滤波器AD8065以及11.4 GHz至12.8 GHz VCO的功能框图 (原理示意图: 未显示所有连接和去耦) 电路描述 在PLL和VCO频率合成系统中,获得低于5 μs的频率和相位建立时间需极宽的环路带宽。环路带宽(LBW)定义控制环路的速度。更宽的LBW允许更快的建立时间,......阅读全文

RF至13GHz超快速建立PLL(二)

  与OP184有源滤波器进行比较  OP184是一款有源滤波器PLL应用中常用的运算放大器。然而,OP184不适合用于极宽LBW的应用,因为其GBP为4 MHz。对相位裕量进行优化后,OP184便可用于宽LBW应用,但OP184终将限制最大LBW。  有源滤波器中的运算放大器配置为反相模式