发布时间:2020-02-27 11:20 原文链接: 首款多阵列忆阻器“存算一体”系统问世

  随着摩尔定律趋近极限,通过集成电路工艺微缩的方式获得算力提升越来越难;而计算与存储在不同电路单元中完成,会造成大量数据搬运功耗增加和额外延迟。如何提高算力,突破技术瓶颈?26日,记者从清华大学获悉,该校微电子所、未来芯片技术高精尖创新中心钱鹤、吴华强教授团队,与合作者共同研发出一款基于多个忆阻器阵列的存算一体系统,在处理卷积神经网络时的能效比图形处理器芯片高两个数量级,大幅提升计算设备的算力,且比传统芯片的功耗降低100倍。相关成果近日发表于《自然》杂志上。

  如何用计算存储一体化突破AI算力瓶颈,是近年来国内外的科研热点。寻找合适的硬件,是提升算力的基础之一。

  钱鹤、吴华强教授团队通过优化材料和器件结构,成功制备出高性能忆阻器阵列。为解决器件非理想特性造成的系统识别准确率下降问题,他们提出一种新型的混合训练算法,仅需用较少的图像样本训练神经网络,并通过微调最后一层网络的部分权重,使存算一体架构在手写数字集上的识别准确率达到96.19%,与软件的识别准确率相当。

  同时,他们提出空间并行的机制,将相同卷积核编程到多组忆阻器阵列中,各组忆阻器阵列可并行处理不同的卷积输入块,提高并行度来加速卷积计算。

  在此基础上,该团队搭建了全硬件构成的完整存算一体系统,在系统里集成了多个忆阻器阵列,并在该系统上高效运行了卷积神经网络算法,成功验证了图像识别功能,证明了存算一体架构全硬件实现的可行性。

  “基于忆阻器的新型存算一体架构,可以打破算力瓶颈,满足人工智能等复杂任务对计算硬件的高需求。”清华大学未来芯片技术高精尖创新中心教授吴华强说。

相关文章

低能耗,高算力,清华团队研制出新款忆阻器存算一体芯片

“我们研发的这款存算一体芯片,展示出高适应性、高能效、高通用性、高准确率等特点,能有效强化智能设备在实际应用场景下的学习适应能力。”10日,清华大学集成电路学院副教授高滨接受记者采访时表示,“该款芯片......

清华团队发布最新Science,再现“芯”动能,

近期,清华大学集成电路学院吴华强教授、高滨副教授基于存算一体计算范式在支持片上学习的忆阻器存算一体芯片领域取得重大突破,研究成果发表在《科学》(Science)上。11年科研“长征”,从忆阻器件到原型......

高性能接口型忆阻器问世

美国洛斯阿拉莫斯国家实验室的科学家试图复制人脑无与伦比的计算能力,他们制造出了一种新的接口型忆阻设备。研究结果表明,该设备具有良好的可编程性和可靠性,可用作下一代神经形态计算的人造突触。相关论文发表于......

多孔有机聚合物膜应用于忆阻器研究中取得进展

多孔有机聚合物薄膜具有本征多孔性和可调节的孔隙环境,适合于电子器件的应用。然而,由于缺乏鲁棒性、可加工性和制备的可控性,基于多孔有机聚合物薄膜的电子器件的构建仍存在挑战。咔唑是一种具有较低氧化电位的高......

李清江:让芯片拥有记忆

过去十年,国防科技大学电子科学学院副研究员李清江的科研工作就围着“忆阻器”转。这是智能芯片中一种有“记忆”的电阻开关,它会根据电压或电流历史而动态改变电阻状态。“忆阻器是一种新型电子元件,其特性与人类......

微电子所忆阻器基感知计算研究获进展

生物体中,感受神经系统是本体与外界环境交互的基本信息感知系统。生物体对生存环境的信息甄别与过滤,主要基于感受神经系统的习惯化功能。当前,人类社会正由信息化向智能化演进。智能化社会需要高效智能的信息感知......

首款多阵列忆阻器“存算一体”系统问世

随着摩尔定律趋近极限,通过集成电路工艺微缩的方式获得算力提升越来越难;而计算与存储在不同电路单元中完成,会造成大量数据搬运功耗增加和额外延迟。如何提高算力,突破技术瓶颈?26日,记者从清华大学获悉,该......

首款多阵列忆阻器“存算一体”系统问世

随着摩尔定律趋近极限,通过集成电路工艺微缩的方式获得算力提升越来越难;而计算与存储在不同电路单元中完成,会造成大量数据搬运功耗增加和额外延迟。如何提高算力,突破技术瓶颈?26日,记者从清华大学获悉,该......

全新忆阻器超越现有机器学习系统

在当今“大数据”时代,现有计算机硬件架构已面临速度和高能耗的瓶颈。科技日报记者日前采访美国密西根大学电子工程与计算机系卢伟教授获悉,他带领同事研发出一种全新忆阻器(Memristor)阵列芯片,其处理......

研究实现第四种基本电路元件与非易失信息存储器

电阻、电容和电感是人们熟知的三种基本电路元件,分别由四个基本电路变量(电压v、电流i、电荷q、磁通φ)两两之间的线性关系来定义。1971年,美国加州大学LeonChua提出,基于对称性考虑应该存在第四......