Antpedia LOGO WIKI资讯

单片机设计过程中如何处理电磁兼容性问题

对于新手来说,在单片机的电路设计中可能不会很注意电路设计中电磁干扰对设计本身的输入输出的影响,但是对于一个电子工程师来说其中的厉害关系就不言而喻了,它不仅关系了单片机在控制在中的能力和准确度,还关系到企业在行业中的竞争。对电磁干扰的设计我们主要从硬件和软件方面进行设计处理,下面就是从单片机的PCB设计到软件处理方面来介绍对电磁兼容性的处理。一、影响EMC的因数1.电压电源电压越高,意味着电压振幅越大,发射就更多,而低电源电压影响敏感度。2.频率高频产生更多的发射,周期性信号产生更多的发射。在高频单片机系统中,当器件开关时产生电流尖峰信号;在模拟系统中,当负载电流变化时产生电流尖峰信号。3.接地在所有EMC题目中,主要题目是不适当的接地引起的。有三种信号接地方法:单点、多点和混合。在频率低于1MHz时,可采用单点接地方法,但不适宜高频;在高频应用中,最好采用多点接地。混合接地是低频用单点接地,而高频用多点接地的方法。地线布......阅读全文

单片机设计过程中如何处理电磁兼容性问题

对于新手来说,在单片机的电路设计中可能不会很注意电路设计中电磁干扰对设计本身的输入输出的影响,但是对于一个电子工程师来说其中的厉害关系就不言而喻了,它不仅关系了单片机在控制在中的能力和准确度,还关系到企业在行业中的竞争。对电磁干扰的设计我们主要从硬件和软件方面进行设计处理,下面就是从单片机的

关于单片机设计过程中如何摆脱电磁干扰?(一)

 一、影响EMC的因数  1.电压  电源电压越高,意味着电压振幅越大,发射就更多,而低电源电压影响敏感度。  2.频率  高频产生更多的发射,周期性信号产生更多的发射。在高频单片机系统中,当器件开关时产生电流尖峰信号;在模拟系统中,当负载电流变化时产生电流尖峰信号。  3.接地  在所有EMC题目

关于单片机设计过程中如何摆脱电磁干扰?(二)

  三、对干扰措施的软件处理方法  电磁干扰源所产生的干扰信号在一些特定的情况下(比如在一些电磁环境比较恶劣的情况下)是无法完全消除的,终极将会进进CPU处理的的核心单元,这样在一些大规模集成电路经常会受到干扰,导致不能正常工作或在错误状态下工作。特别是像RAM这种利用双稳态进行存储的器件,往往会在

保证可靠性 单片机系统的电磁兼容性设计详解

随着单片机系统越来越广泛地应用于消费类电子、医疗、工业自动化、智能化仪器仪表、航空航天等各领域,单片机系统面临着电磁干扰(EMI)日益严重的威胁。电磁兼容性(EMC)包含系统的发射和敏感度两方面的问题。如果一个单片机系统符合下面三个条件,则该系统是电磁兼容的:  ① 对其它系统不产生干扰;  ② 对

高速电路的电磁兼容分析与设计(一)

  电磁兼容性是指电气和电子系统及设备在特定的电磁环境中,在规定的安全界限内以设定的等级运行时,不会由于外界的电磁干扰而引起损坏或导致性能恶化到不可挽救的程 度,同时它们本身产生的电磁辐射不大于检定的极限电平,不影响其他电子设备或系统的正常运行,以达到设备与设备、系统与系统之间

高速电路的电磁兼容分析与设计(二)

  对于辐射耦合来说,其主要抑制方法是采取电磁屏蔽,将干扰源与敏感对象有效隔离。  对于传导耦合来说,其主要的方法是在信号布线的时候,合理安排高速信号线的走向。输入输出端用的导线应尽量避免相邻平行,以免发生信号反馈或串扰,可在 两条平行线间增设一条地线加以隔离。对于外连信号线来说,应

PCB设计中的电磁兼容性考虑(二)

PCB设计的EMC考虑对于高速PCB(Printed Circuit Board,印制电路板)设计中EMI问题,通常有两种方法解决:一种是抑制EMI的影响,另一种是屏蔽EMI的影响。这两种方式有很多不同的表现形式,特别是屏蔽系统使得EMI影响电子产品的可能性降到了最低。射频(RF)能量是由印制电路板

PCB设计中的电磁兼容性考虑(四)

(3)传输线效应以及终端匹配传输线就是一个适合在两个或多个终端间有效传播电功率或电信号的传输系统,如金属导线、波导、同轴电缆和PCB走线。如果传输线终端不匹配,或者信号在阻抗不连续的PCB走线上传送,电路就会出现功能性问题和EMI干扰,这包括电压下降、冲击激励产生的振荡等。在处理传输线效应过程中,线

PCB设计中的电磁兼容性考虑(一)

电磁兼容的一般概念考虑电磁兼容的根本原因在于电磁干扰的存在。电磁干扰(Electromagnetic Interference,简称EMI)是破坏性电磁能从一个电子设备通过辐射或传导传到另一个电子设备的过程。一般来说,EMI特指射频信号(RF),但电磁干扰可以在所有的频率范围内发生。电磁兼容性(El

PCB设计中的电磁兼容性考虑(三)

三、 电磁兼容的合理PCB设计随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有的甚至超过100MHZ。当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电