选择时钟发生器不够慎重?两大指标影响巨大(一)
系统设计师通常侧重于为应用选择最合适的数据转换器,在向数据转换器提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器的相位噪声和抖动性能,数据转换器动态范围和线性度性能可能受到严重的影响。系统考虑因素采用 MIMO (多输入多输出)架构的典型 LTE (长期演进)基站如图 1 所示,该架构由多个发射器、接收器和 DPD (数字预失真)反馈路径构成。各种发射器 / 接收器组件(如数据转换器(ADC/DAC))和本振(LO)要求采用低抖动参考时钟以提高性能。其他基带组件也要求各种频率的时钟源。图 1. 面向采用 MIMO 架构的典型 LTE 基站的时钟时序解决方案用于实现基站间同步的时钟源一般来自 GPS (全球定位系统)或 CPRI (通用公共射频接口)链路。这种源一般拥有优秀的长期频率稳定性;但它要求把频率转换成所需的本地参考频率,以实现良好的短期稳定性或抖动。高性能时钟发生器可......阅读全文
选择时钟发生器不够慎重?两大指标影响巨大(二)
在现代无线电通信系统中,情况经常是,输入端存在多个载波信号,然后在 DSP 中对各目标信号进行过滤,以匹配信号带宽。在许多情况下,处于一个频率的较大的无用信号会与时钟噪声混合,结果会降低 ADC 通带中其他频率下的可用 SNR。在这种情况下,目标 SNR 为所需信号带宽中的 SNR。
选择时钟发生器不够慎重?两大指标影响巨大(一)
系统设计师通常侧重于为应用选择最合适的数据转换器,在向数据转换器提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器的相位噪声和抖动性能,数据转换器动态范围和线性度性能可能受到严重的影响。系统考虑因素采用 MIMO (多输入多输出)架构的典型 LTE (长期演进)基
逻辑分析仪的分类
逻辑分析仪分为两大类:逻辑状态分析仪(Logic State Analyzer,简称LSA)和逻辑定时分析仪(Logic Timing Analyzer)。这两类分析仪的基本结构是相似的,主要区别表现在显示方式和定时方式上。 逻辑状态分析仪用字符0、1或助记符显示被检测的逻辑状态,显示直观,可
单片机中晶体振荡器与时钟发生器组合使用作用是什么
单片机工作需要时钟脉冲,所以,必须有时钟电路,为单片机提供时钟脉冲。一般的单片机内部都有时钟电路,只需要外部接一个晶体振荡器,简称晶振,就可以使内部的时钟电路工作产生时钟脉冲了,而用晶振的目的是为了使时钟脉冲的频率更准确、精确和稳定。现在很多单片机在内部的时钟电路中采用了RC振荡电路代替外部晶振了,
通过蓝牙控制智能LED调光器(三)
3.时钟发生器和复用器 在这部分中,将生成三个频率,但只有一个频率将在任一时候为FSM计时。第一个频率是RC OSC,它从矩阵0到P0取出。第二频率是LF OSC,它也从矩阵0到P1取出。第三个频率是CNT7输出。根据3-bit LUT14输出,3-bit LUT9和3-bit LUT11允许一个频
RF预失真(RFPD)与数字预失真(DPD)
Maxim 的 RF 预失真技术(也称为模拟预失真)与 DPD 有相似之处,用于补偿 AM-AM 以及 AM-PM 失真、交调和 PA 的记忆效应,并且均采用反馈信息补偿温度变化和 PA 老化导致的损害。尽管这两种方法在理论上有相似之处,但仅限于电路设计和系统实施方面。介绍数字预失
石英晶体振荡器精度测量和精度偏差带来的影响
采用直接从石英晶体振荡器处测频的方法,不影响晶体振荡器的正常振荡。我们采用间接测量中断周期的方法。通过连续调节v_lttl0,可以得到100ms的准确中断周期,然后利用v_lttl0推导出晶体振荡器的真实频率,并考虑测量误差的影响。晶体振荡器的频率精度约为30ppm。它有多稳定?在温度和功率恒定的情
动静态应变仪的用途和技术指标
可测量低频振动配合941B传感器使用 技术指标: 1.单台采集箱测点数:8、16 2.单台计算机可控制最大测点数:128 (使用电源控制器,可测2048个测点) 3.仪器接口:USB2.0高速数据传输接口 4.同步方式:同步时钟发生器 5.扩展方式:串行 6.模块间通讯距离:100
高端芯片领域技术创新对接会举行
原文地址:http://news.sciencenet.cn/htmlnews/2024/3/519629.shtm高端芯片是人工智能等产业高质量发展的重要硬件基础,成都高端芯片产业如何加快发展形成新质生产力?围绕这一问题,3月22日,由成都市科学技术局、成都高新区科创局主办的高端芯片领域技术创新对
逻辑分析仪简介
随着大规模集成电路和微型计算机的发展,现代数字系统已微机化。微机的引入,一方面使系统的能力大为提高,能完成许多复杂的任务;另一方面,传统的检测设备已不能有效地检测和分析数字系统,特别是微机系统。这是因为数字系统的数据传输是按空间分布多码位的方式进行的,这些码位组成一定格式的数据。传输的数据流是以离散
高精度SAR模数转换器的抗混叠滤波考虑因素(三)
一款超低功耗的多通道系统出于能耗、精度和操作模式选择灵活性的原因,同时也是出于商业考虑,在这些应用中不能考虑基于FPGA的解决方案。要处理来自这些20位ADC的串行输出并实现最优抽取滤波器,只能使用DSP浮点处理器。如今,有许多数据采集系统都能通过大量信道同时采样。这就导致许多ADC并行运行,同时由
单片机控制板设计需要注意哪些事项?
设计电路板最基本的过程可以分为三大步骤:电路原理图的设计,产生网络表,印制电路板的设计。不管是板上的器件布局还是走线等等都有着具体的要求。例如,输入输出走线应尽量避免平行,以免产生干扰。两信号线平行走线必要是应加地线隔离,两相邻层布线要尽量互相垂直,平行容易产生寄生耦合。电源与地线应尽量分在
时钟振荡器原理与作用(一)
振荡器就像电子系统中的电源一样无处不在,有人认为它们的重要性等同于电源,在任何需要时序信号的东西中都能发现它们的应用,从数字手表到电视和PC。 振荡器就是可以产生一定频率的交变电流信号的电路。是一种能量转换装置——将直流电能转换为具有一定频率的交流电能。其构成的电路叫振荡电路。 振荡
月经是“天人合一”,德国学者Science子刊发文论证
月经是“天人合一”,德国学者Science子刊发文论证 众所周知,绝大部分女性的生理周期,即月经周期(俗称大姨妈)是在28天左右;而月球绕地球公转一周是27.32天,两个满月之间的间隔是29.53天。这两个数字与女性的月经周期极为相近;而且,由于月球引力的作用还会使海洋每12.4小时出现一次的
高速电路设计及信号完整性常见术语
1.信号完整性(Signal Integrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到接收端,我们就称该信号是完整的。2.传输线(Transmission Line):由两个具有一定长度的导体组成回路的连接线,我们称之为传输线,有时也被称为延迟线。3.集总电路