BGA集成电路的封装特点

BGA(ball grid array)集成电路球形触点阵列,表面贴装型封装之一。在印刷基板的背面按阵列方式制作出球形凸点用 以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点阵列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360引脚BGA仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP为40mm见方。而且BGA不用担心QFP 那样的引脚变形问题。......阅读全文

BGA集成电路的封装特点

BGA(ball grid array)集成电路球形触点阵列,表面贴装型封装之一。在印刷基板的背面按阵列方式制作出球形凸点用 以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点阵列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。封装本体也可做得

Cerquad集成电路的封装特点

Cerquad集成电路,表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1.5~2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm

DICP集成电路的封装特点

DICP(dual tape carrier package)集成电路双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为 定制品。 另外,0.5mm 厚的存储器LSI 簿形封装正处于

FQFP集成电路的封装特点

FQFP(fine pitch quad flat package)小引脚中心距QFP。通常指引脚中心距小于0.65mm 的QFP(见QFP)。部分导导体厂家采用此名称。

MFP集成电路的封装特点

MFP(mini flat package)小形扁平封装。塑料SOP 或SSOP 的别称(见SOP 和SSOP)。部分半导体厂家采用的名称。

OPMAC集成电路的封装特点

OPMAC(over molded pad array carrier)模压树脂密封凸点陈列载体。美国Motorola 公司对模压树脂密封BGA 采用的名称(见 BGA)。

PFPF集成电路的封装特点

PFPF(plastic flat package)塑料扁平封装。塑料QFP 的别称(见QFP)。部分LSI 厂家采用的名称。

QIP集成电路的封装特点

QIP(quad in-line plastic package)塑料QFP 的别称。部分半导体厂家采用的名称(见QFP)。

QTP集成电路的封装特点

QTP(quad tape carrier package)四侧引脚带载封装。日本电子机械工业会于1993 年4 月对QTCP 所制定的外形规格所用 的 名称(见TCP)。

SOIC集成电路的封装特点

SOIC(small out-line integrated circuit)SOP 的别称(见SOP)。国外有许多半导体厂家采用此名称。

SQL集成电路的封装特点

SQL(Small Out-Line L-leaded package)按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP)。

QFH集成电路的封装特点

QFH(quad flat high package)四侧引脚厚体扁平封装。塑料QFP 的一种,为了防止封装本体断裂,QFP 本体制作得 较厚(见QFP)。部分半导体厂家采用的名称。

COB集成电路的封装特点

COB(chip on board)板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和 倒片 焊技术。

MSP集成电路的封装特点

MSP(mini square package)QFI 的别称(见QFI),在开发初期多称为MSP。QFI 是日本电子机械工业会规定的名称。

MQUAD集成电路的封装特点

MQUAD(metal quad)美国Olin 公司开发的一种QFP 封装。基板与封盖均采用铝材,用粘合剂密封。在自然空冷条件下可容许2.5W~2.8W 的功率。日本新光电气工业公司于1993 年获得特许开始生产 。

CDIP集成电路的封装特点

C-(ceramic)表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。

DIL集成电路的封装特点

DIL(dual in-line)DIP 的别称(见DIP)。欧洲半导体厂家多用此名称。

SMD集成电路的封装特点

SMD(surface mount devices)表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD(见SOP)。SOP 的别称。世界上很多半导体厂家都采用此别称。(见SOP)。

Cerdip集成电路的封装特点

Cerdip用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有 玻璃窗口的Cerdip 用于紫外线擦除型EPROM以及内部带有EPROM 的微机电路等。引脚中心距2.54mm,引脚数从8到42。在日本,此封装表示为DIP-G(G即玻璃密封的意思)。

QFP集成电路的封装特点

QFP(FP)(QFP fine pitch)小中心距QFP。日本电子机械工业会标准所规定的名称。指引脚中心距为0.55mm、0.4mm 、 0.3mm 等小于0.65mm 的QFP(见QFP)。

QTCP集成电路的封装特点

QTCP(quad tape carrier package)四侧引脚带载封装。TCP 封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利 用 TAB 技术的薄型封装(见TAB、TCP)。

QIC集成电路的封装特点

QIC(quad in-line ceramic package)陶瓷QFP 的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。

SOI集成电路的封装特点

SOI(small out-line I-leaded package)I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心 距 1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引 脚数 26。

SDIP集成电路的封装特点

SDIP(shrink dual in-line package)收缩型DIP。插装型封装之一,形状与DIP 相同,但引脚中心距(1.778mm)小于DIP(2.54 mm),因而得此称呼。引脚数从14 到90。也有称为SH-DIP 的。材料有陶瓷和塑料两种。

QUIP集成电路的封装特点

QUIP(quad in-line package)四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚 中 心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板。是 比标准DIP 更小的一种封装。日本电气公司在台式计算机和家电产品等的微机

JLCC集成电路的封装特点

JLCC(J-leaded chip carrier)J 形引脚芯片载体。指带窗口CLCC 和带窗口的陶瓷QFJ的别称(见CLCC 和QFJ)。部分半导体厂家采用的名称。

SOW集成电路的封装特点

SOW(Small Outline Package(Wide-Jype))宽体SOP。部分半导体厂家采用的名称。

DIC集成电路的封装特点

DIC(dual in-line ceramic package)陶瓷DIP(含玻璃密封)的别称(见DIP).

SIL集成电路的封装特点

SIL(single in-line)SIP 的别称(见SIP)。欧洲半导体厂家多采用SIL 这个名称。

FP集成电路的封装特点

FP(flat package)扁平封装。表面贴装型封装之一。QFP 或SOP(见QFP 和SOP)的别称。部分半导体厂家采 用此名称。